手机用户可
保存上方二维码到手机中,在
微信扫一扫中右上角选择“从
相册选取二维码”即可。
1、填空题 软件兼容有()、()、()和()四种其中()是软件兼容的根本特征。
点击查看答案
本题答案:向上兼容;向下兼容;向前兼容;向后兼容;向后兼容
本题解析:试题答案向上兼容;向下兼容;向前兼容;向后兼容;向后兼容
2、填空题 系统结构设计的基本步骤为:需求分析、()、()、()、反复进行设计优化和评价。
点击查看答案
本题答案:需求说明;概念性设计;具体设计
本题解析:试题答案需求说明;概念性设计;具体设计
3、填空题 替换算法被用到的情况是()和(),两者同时存在。
点击查看答案
本题答案:CPU访问Cache失效;Cache块已全部被占满
本题解析:试题答案CPU访问Cache失效;Cache块已全部被占满
4、填空题 计算机系统的设计者需要掌握技术的发展,尤其要注意实现技术日新月异的变化,其中有4种实现技术的变化发展极快,它们是()、()、磁盘和网络技术。
点击查看答案
本题答案:逻辑电路;半导体DRAM
本题解析:试题答案逻辑电路;半导体DRAM
5、单项选择题 CRAY-1的流水线是()。
A.多条单功能流水线
B.一条单功能流水线
C.多条多功能流水线
D.一条多功能流水线
点击查看答案
本题答案:A
本题解析:暂无解析
6、名词解释 虚拟Cache
点击查看答案
本题答案:访问Cache的索引以及Cache中的标识都是虚拟地址
本题解析:试题答案访问Cache的索引以及Cache中的标识都是虚拟地址的一部分。
7、填空题 Cache并行查找的两种实现方法是:利用()和利用()。
点击查看答案
本题答案:相联存储器;单体多字存储器+比较器
本题解析:试题答案相联存储器;单体多字存储器+比较器
8、填空题 可以将当前大多数通用寄存器型指令集结构进一步细分为3种类型,即()、()和存储器-存储器型。
点击查看答案
本题答案:寄存器-寄存器型 ; 寄存器-存储器型
本题解析:试题答案寄存器-寄存器型 ; 寄存器-存储器型
9、单项选择题 IBM370系统中断响应优先级级别最低的是()
A.机器校验中断
B.外中断
C.I/O中断
D.重新启动中断
点击查看答案
本题答案:D
本题解析:暂无解析
10、问答题 评价多处理器系统通信机制性能的三个方面是什么?
点击查看答案
本题答案:通信带宽、通信延迟、通讯延迟隐藏机制的效率。
本题解析:试题答案通信带宽、通信延迟、通讯延迟隐藏机制的效率。
11、问答题 解释Victimcache的基本思想。
点击查看答案
本题答案:在Cache和它从下一级存储器调数据的通路之间设置一个
本题解析:试题答案在Cache和它从下一级存储器调数据的通路之间设置一个全相联的小Cache,用于存放被替换出去的块,以备重用。这些被保存的替换块被称为Victim块,存放这些块的缓冲称为Victimcache。Victimcache对于减小冲突失效很有效,特别是对于小容量的直接映象数据Cache,作用尤其明显。
12、问答题 故障、错误和失效之间存在着什么样的关系?
点击查看答案
本题答案:(1)一个故障可能会导致一个或者多个错误;
本题解析:试题答案(1)一个故障可能会导致一个或者多个错误;
(2)错误通常具有以下特性:
•错误具有两种状态:潜在状态和有效状态,并且会相互转换;
•潜在的错误可能通过激活而有效;
•有效错误的影响可以从一个部件传送到另外一个部件,产生新的错误。
(3)如果错误影响到部件正常的服务时,部件就发生了失效;
(4)系统中的所有部件的故障、错误和失效均存在这样的关系。
13、名词解释 快表
点击查看答案
本题答案:为了提高地址转换速度,缩短查表时间,采用一个小容量的、
本题解析:试题答案为了提高地址转换速度,缩短查表时间,采用一个小容量的、高速的相关存储部件,用来存放当前最经常用到的那一部分页表,采取按内容相联方式进行访问。这样,查页表的时间就相当于访问小容量的相关存储器的时间,从而大大地提高了速度,这个小容量相关存储器称为快表
14、判断题 流水线深度受限于流水线的延迟和额外开销。
点击查看答案
本题答案:对
本题解析:暂无解析
15、问答题 简述计算机体系结构与组成、实现之间的关系。
点击查看答案
本题答案:计算机体系结构通常是指程序设计人员所见到的计算机系统的
本题解析:试题答案计算机体系结构通常是指程序设计人员所见到的计算机系统的属性,是硬件子系统的结构概念及其功能特性。计算机组成(computer organization)是依据计算机体系结构确定并且分配了硬件系统的概念结构和功能特性的基础上,设计计算机各部件的具体组成,它们之间的连接关系,实现机器指令级的各种功能和特性。同时,为实现指令的控制功能,还需要设计相应的软件系统来构成一个完整的运算系统。计算机实现,是计算机组成的物理实现,就是把完成逻辑设计的计算机组成方案转换为真实的计算机。计算机体系结构、计算机组成和计算机实现是三个不同的概念,各自有不同的含义,但是又有着密切的联系,而且随着时间和技术的进步,这些含意也会有所改变。在某些情况下,有时也无须特意地去区分计算机体系结构和计算机组成的不同含义。
16、填空题 高速缓冲存储器的地址映象方式有三种,它们分别是()。
点击查看答案
本题答案:全向量方式,直接相联方式,组相联方式
本题解析:试题答案全向量方式,直接相联方式,组相联方式
17、问答题 目录协议中,Cache块有哪三种状态?
点击查看答案
本题答案:共享:在一个或多个处理器上具有这个块的拷贝,且主存中的
本题解析:试题答案共享:在一个或多个处理器上具有这个块的拷贝,且主存中的值是最新值(所有Cache均相同)。
未缓冲:所有处理器的Cache都没有此块的拷贝。
专有:仅有一个处理器上有此块的拷贝,且已对此块进行了写操作,而主存的拷贝仍是旧的。这个处理器称为此块的拥有者。
18、填空题 在Cache的实现中,只有()和()这两种映象规则才需要替换算法。
点击查看答案
本题答案:组相联映象;全相联映象
本题解析:试题答案组相联映象;全相联映象
19、单项选择题 多处理机主要实现的是()
A.指令级并行
B.任务级并行
C.操作级并行
D.操作步骤的并行
点击查看答案
本题答案:B
本题解析:暂无解析
20、单项选择题 在流水机器中,全局性相关是指()。
A.先写后读相关
B.先读后写相关
C.指令相关
D.由转移指令引起的相关
点击查看答案
本题答案:D
本题解析:暂无解析
21、填空题 主存的主要性能指标是()和()。
点击查看答案
本题答案:延迟;带宽
本题解析:试题答案延迟;带宽
22、名词解释 写直达法
点击查看答案
本题答案:执行“写”操作时,不仅写入Ca
本题解析:试题答案执行“写”操作时,不仅写入Cache,而且也写入下一级存储器。
23、填空题 翻译和解释是语言实现的两种基本技术。解释执行比翻译花的时间多,但占用存储空间较()。
点击查看答案
本题答案:少
本题解析:试题答案少
24、单项选择题 下列关于虚拟存储器的说法,正确的应当是()。
A.访问主存的命中率随页面大小增大而提高
B.访问主存的命中率随主存容量增加而提高
C.更换替换算法能提高命中率
D.在主存命中率低时,改用堆栈型替换算法,并增大主存容量,可提高命中率
点击查看答案
本题答案:D
本题解析:暂无解析
25、判断题 系统是否设浮点运算指令,对计算机系统结构是透明的。
点击查看答案
本题答案:错
本题解析:暂无解析
26、填空题 虚拟存储器可以两类:页式和段式;页式虚拟存储器把空间划分为(),称为页面;而段式虚拟存储器则把空间划分为(),称为段。
点击查看答案
本题答案:大小相同的块;可变长的块
本题解析:试题答案大小相同的块;可变长的块
27、判断题 当前没有任何一种指令集结构是堆栈型结构,因为它已经过时了。
点击查看答案
本题答案:错
本题解析:暂无解析
28、名词解释 虚拟机
点击查看答案
本题答案:用软件实现的机器。
本题解析:试题答案用软件实现的机器。
29、单项选择题 计算机系统多级层次中,从下层到上层,各级相对顺序正确的应当是()
A.汇编语言机器级,操作系统机器级,高级语言机器级
B.微程序机器级,传统机器语言机器级,汇编语言机器级
C.传统机器语言机器级,高级语言机器级,汇编语言机器级
D.汇编语言机器级、应用语言机器级、高级语言机器级
点击查看答案
本题答案:B
本题解析:暂无解析
30、问答题 简述在集中式共享存储器体系结构中两种维护Cache一致性的两种协议。
点击查看答案
本题答案:写作废协议:在一个处理器写某个数据项之前保证它对该数据
本题解析:试题答案写作废协议:在一个处理器写某个数据项之前保证它对该数据项有唯一的访问权。
写更新协议:当一个处理器写某数据项时,通过广播使其它Cache中所有对应的该数据项拷贝进行更新。
31、填空题 开发并行性的主要途径有()、()和()。
点击查看答案
本题答案:时间重叠;资源重复;资源共享
本题解析:试题答案时间重叠;资源重复;资源共享
32、填空题 当控制指令为无条件改变控制流时,称之为()。当控制指令是有条件改变控制流时,称之为()。
点击查看答案
本题答案:跳转;分支
本题解析:试题答案跳转;分支
33、问答题 降低流水线分支损失的方法有哪些?
点击查看答案
本题答案:(1)在流水线中尽早判断出分支转移是否成功;尽早计算出
本题解析:试题答案(1)在流水线中尽早判断出分支转移是否成功;尽早计算出分支转移成功时的PC值(即分支的目标地址)(2)“冻结”或“排空”流水线的方法
(3)预测分支失败
(4)预测分支成功
(5)延迟分支
34、填空题 通用寄存器型指令集结构按其指令中的操作数个数和操作数的存储单元可以分为()、()、()三种类型。
点击查看答案
本题答案:R-R;R-M;M-M
本题解析:试题答案R-R;R-M;M-M
35、名词解释 按写分配法
点击查看答案
本题答案:当Cache失效时,先将要写的单元的相应的块调入Cac
本题解析:试题答案当Cache失效时,先将要写的单元的相应的块调入Cache,然后再进行写操作。
36、判断题 流水线加速比是指流水线最大润如率和实际吞吐率之比。
点击查看答案
本题答案:错
本题解析:暂无解析
37、名词解释 异构型多处理机
点击查看答案
本题答案:由多个不同类型,至少担负不同功能的处理机组成,按照作业
本题解析:试题答案由多个不同类型,至少担负不同功能的处理机组成,按照作业要求顺序,利用时间重叠原理,依次对它们的多个任务加工,各自完成规定的功能动作。
38、问答题 什么是TLB?
点击查看答案
本题答案:TLB是一个专用的高速缓冲器,用于存放近期经常使用的页
本题解析:试题答案TLB是一个专用的高速缓冲器,用于存放近期经常使用的页表项。
39、判断题 在共享存储器上支持消息传递比在消息传递的硬件上支持共享存储器困难得多。
点击查看答案
本题答案:错
本题解析:暂无解析
40、判断题 机器功能的软件和硬件实现在逻辑上是等效的,但性能价格比是不等效的。
点击查看答案
本题答案:对
本题解析:暂无解析
41、填空题 从计算机语言的角度,把计算机系统按功能划分成多级层次结构,其中,第5级是(),第6级是()。
点击查看答案
本题答案:高级语言虚拟机;应用语言虚拟机
本题解析:试题答案高级语言虚拟机;应用语言虚拟机
42、填空题 存储程序计算机以运算器为中心、所有部件的操作都由()集中控制。
点击查看答案
本题答案:控制器
本题解析:试题答案控制器
43、填空题 对于共享地址空间的多处理机,可用()隐含地进行数据通信,因而可称为共享存储器机器。对于多个地址空间的多处理机,数据通信要通过()完成。
点击查看答案
本题答案:LOAD和STORE指令中的地址;处理器间显式地传递消息
本题解析:试题答案LOAD和STORE指令中的地址;处理器间显式地传递消息
44、单项选择题 Cydrome公司的Cydra5计算机属于()。
A来源:91考试 网.超级标量处理机
B.超长指令字处理机
C.超级流水线计算机
D.超标量超流水计算机
点击查看答案
本题答案:B
本题解析:暂无解析
45、问答题 计算机系统设计人员的技术挑战主要来自哪几个方面?
点击查看答案
本题答案:计算机系统设计人员的技术挑战主要来自系统结构、设计工具
本题解析:试题答案计算机系统设计人员的技术挑战主要来自系统结构、设计工具、制造工艺、软件、应用和经济等多个方面。
46、名词解释 失效率
点击查看答案
本题答案:CPU访存时,在一级存储器中找不到所需信息的概率。
本题解析:试题答案CPU访存时,在一级存储器中找不到所需信息的概率。
47、填空题 USB的中文名称是()。
点击查看答案
本题答案:通用串行总线
本题解析:试题答案通用串行总线
48、问答题 单级存储器的主要矛盾是什么?通常采取什么方法来解决?
点击查看答案
本题答案:主要矛盾:
(1)速度越快,每位价格就越高;
本题解析:试题答案主要矛盾:
(1)速度越快,每位价格就越高;
(2)容量越大,每位价格就越低;
(3)容量越大,速度越慢。
采取多级存储层次方法来解决。
49、问答题 什么是向量链接技术?
点击查看答案
本题答案:当两条向量指令出现“写后读”相
本题解析:试题答案当两条向量指令出现“写后读”相关时,若它们不存在功能部件冲突和向量寄存器(源或目的)冲突,就有可能把它们所用的功能部件头尾相接,形成一个链接流水线,进行流水处理。
50、填空题 根据()公式,可从以下3个方面改进Cache性能:降低失效率、()和()。
点击查看答案
本题答案:减少失效开销;减少Cache命中时间
本题解析:试题答案减少失效开销;减少Cache命中时间
51、问答题 指令集结构中采用多种寻址方式有何优缺点?
点击查看答案
本题答案:在指令集结构中采用多种寻址方式可以显著地减少程序的指令
本题解析:试题答案在指令集结构中采用多种寻址方式可以显著地减少程序的指令条数;但同时也可能增加实现的复杂度和使用这些寻址方式的指令的执行时钟周期数(CPI)。
52、判断题 VictimCache是位于CPU和Cache间的又一级Cache。
点击查看答案
本题答案:错
本题解析:暂无解析
53、单项选择题 数据通路出错引起的中断是()
A.机器校验中断
B.访管中断
C.外中断
D.程序性中断
点击查看答案
本题答案:A
本题解析:暂无解析
54、判断题 虽然结构相关会影响流水线的性能,但是我们在具体的流水线设计中仍然允许一定的结构相关存在。
点击查看答案
本题答案:对
本题解析:暂无解析
55、填空题 目前公认的相对可靠的性能评价方法,是使用()来衡量。对于CPU时间可细分为()和()。
点击查看答案
本题答案:真实程序的响应时间;用户CPU时间;系统CPU时间
本题解析:试题答案真实程序的响应时间;用户CPU时间;系统CPU时间
56、填空题 磁盘的数据传输率有两个,一是()的内部传输率,另一个是()的外部传输率。
点击查看答案
本题答案:从盘面到缓冲存储器;从缓冲存储器到主机
本题解析:试题答案从盘面到缓冲存储器;从缓冲存储器到主机
57、名词解释 并行计算
点击查看答案
本题答案:指同时对多个任务或多条指令、或对多个数据项进行处理。<
本题解析:试题答案指同时对多个任务或多条指令、或对多个数据项进行处理。
58、填空题 在CRAY-1向量机中,向量寄存器组的容量为()个字,分成()块,每块存放一个向量。
点击查看答案
本题答案:512;8
本题解析:试题答案512;8
59、填空题 些位置上,这是()要解决的;当CPU访问Cache时,如何确定Cache中是否有所要访问的块,这是()要解决的问题。
点击查看答案
本题答案:映象规则;查找算法
本题解析:试题答案映象规则;查找算法
60、填空题 对于指令集结构功能设计问题,当前有两种截然不同的技术方向。一个方向是精简指令集计算机,其目的是(),以达到简化实现、()的目的。
点击查看答案
本题答案:尽可能地降低指令集结构的复杂;提高性能
本题解析:试题答案尽可能地降低指令集结构的复杂;提高性能
61、填空题 在指令集格式的设计中,体系结构设计者必须在以下3个方面进行折中:1.尽可能地增加()和();2.充分考虑寄存器字段和寻址方式字段对指令平均字的影响,以及它们对目标代码大小的影响;3.设计出的指令集格式能够在具体实现中容易处理。
点击查看答案
本题答案:寄存器数目;寻址方式类型
本题解析:试题答案寄存器数目;寻址方式类型
62、填空题 当前计算机系统中的存储系统是一个层次结构,其各层分别为()。
点击查看答案
本题答案:通用寄存器,高速缓存,主存,辅存,脱机大容量存储器
本题解析:试题答案通用寄存器,高速缓存,主存,辅存,脱机大容量存储器
63、单项选择题 多级混洗交换网络又叫做()。
A.移数网络
B.STARAN网络
C.数据交换网络
D.Omega网络
点击查看答案
本题答案:D
本题解析:暂无解析
64、填空题 在通用寄存器型指令集结构中,一般利用寻址方式指明指令中的操作数是一个常数、()或者是()。
点击查看答案
本题答案:一个寄存器操作数;一个存储器操作数
本题解析:试题答案一个寄存器操作数;一个存储器操作数
65、问答题 实现软件移植的主要途径有哪些?
点击查看答案
本题答案:(1)采用系列机方法
(2)采用模拟与仿真方法
本题解析:试题答案(1)采用系列机方法
(2)采用模拟与仿真方法
(3)采用统一的高级语言
66、单项选择题 对系统程序员不透明的应当是()。
A.Cache存贮器
B.系列机各档不同的数据通路宽度
C.指令缓冲寄存器
D.虚拟存贮器
点击查看答案
本题答案:D
本题解析:暂无解析
67、问答题 消息传递通信机制的主要优点。
点击查看答案
本题答案:(1)硬件较简单。
(2)通信是显式的,从而
本题解析:试题答案(1)硬件较简单。
(2)通信是显式的,从而引起编程者和编译程序的注意,着重处理开销大的通信。
68、填空题 磁盘访问时间=()+旋转时间+传输时间+控制器时间
点击查看答案
本题答案:寻道时间
本题解析:试题答案寻道时间
69、填空题 磁盘容量的提高通常用()来衡量。
点击查看答案
本题答案:面密度
本题解析:试题答案面密度
70、判断题 硬件预取通常需要非阻塞cache的支持。
点击查看答案
本题答案:对
本题解析:暂无解析
71、填空题 一般并行性包含()和()两个方面。
点击查看答案
本题答案:并行;并发
本题解析:试题答案并行;并发
72、填空题 在寻址技术中,通过统计得出,()寻址方式和()寻址方式的使用频率十分高。
点击查看答案
本题答案:立即数;偏移
本题解析:试题答案立即数;偏移
73、问答题 按照流水的级别来分,流水线可分为哪三类?
点击查看答案
本题答案:(1)部件级流水线(运算操作流水线):把处理机的算术逻
本题解析:试题答案(1)部件级流水线(运算操作流水线):把处理机的算术逻辑部件分段,以便为各种数据类型进行流水操作。
(2)处理机级流水线(指令流水线):把解释指令的过程按照流水方式处理。
(3)处理机间流水线(宏流水线):由两个以上的处理机串行地对同一数据流进行处理,每个处理机完成一项任务。
74、问答题 为了改进由于条件转移指令引起的流水线断续现象、减少条件转移指令造成的执行部件停顿时间,一般有哪几种措施?
点击查看答案
本题答案:A.猜测法。指令部件发现条件转移指令后,在等待执行部件执行完
本题解析:试题答案A.猜测法。指令部件发现条件转移指令后,在等待执行部件执行完指令队列中的指令并产生条件码后的这一段时间里,指令部件仍按固定的方向继续预取指令,或者按转移成功的方向预取,或者按转移不成功的方向预取。等到产生条件码后,如果同猜测的转移方向一致,指令缓冲寄存器组中预先取出的指令可以用,流水线停顿的时间可以缩短。如果未猜对,则指令缓冲寄存器组中的指令和已做的工作全部作废,重新按另一个方向读取指令,然后开始分析。这时流水线损失的时间仍较长。
B.预取转移目标。在发现条件转移指令后,同时向两个分支方向预取指令。即除了继续按原来方向预取指令外,还按转移成功方向预取指令,最后根据真正的方向取其中一个分支的指令继续运行,有的还可以对于原来分支内指令进行带条件执行(即译码、取数、运算,但不送结果)进一步提高转移指令效率
C.加快和提前形成条件码,有的指令的条件码并不一定要等执行完毕得到运算结果后才能形成。
D.推迟转移。在编译一个程序时,编译程序自动地调整条件转移指令的位置,把条件转移指令从原来的位置向后移一条或若干条,而把无关指令先运行,这样作可以改进流水线的效率,不影响结果。一般可采用以下三种调度方法:A.将转移指令前的那条指令调度到延迟槽中;B.将转移目标处的那条指令调度到延迟槽中;C.将转移不发生时该执行的那条指令调度到延迟槽中。
E.加快短循环程序的处理。循环是一种特殊的条件转移,它通常是按循环计数器内内容是否为0来判断是否已达到应有的循环次数,决定是否需要“向后”转移。短循环程序是指循环段的指令数目少于(或等于)指令缓冲寄存器组中可存放的指令数时的循环程序段。如果在执行这种短循环时,能把整个短循环程序段放在指令缓冲寄存器组中,让指令部件停止预取新的指令,重复使用这段短循环程序,就可减少访问主存次序,提高机器的效率。
75、判断题 集成电路芯片的成本主要取决于芯片生产数目。
点击查看答案
本题答案:错
本题解析:暂无解析
76、单项选择题 在IEEE754标准中,浮点数的表示采用扩展双精度格式是()位。
A.64
B.32
C.16
D.128
点击查看答案
本题答案:A
本题解析:暂无解析
77、单项选择题 输入输出数据不经过CPU内部寄存器的输入输出方式是()
A.程序控制输入输出方式
B.中断输入输出方式
C.直接存储器访问方式
D.上述3种方式
点击查看答案
本题答案:C
本题解析:暂无解析
78、问答题 简述现代计算机在冯诺依曼结构上的改进与发展?
点击查看答案
本题答案:计算机处理的数据类型不断增加新的表示形式。
指令
本题解析:试题答案计算机处理的数据类型不断增加新的表示形式。
指令种类与寻址方式增加。
改变了以CPU为中心的数据传送形式,以存储器为中心,采用虚拟存储。
处理器采用多种新技术,支持递归等,提高并行性。
79、填空题 对于Cache的两种写策略,采用“污染位”标志的是(),采用写缓冲器减少CPU写等待的是()。
点击查看答案
本题答案:写回法;写直达法
本题解析:试题答案写回法;写直达法
80、问答题 在进行计算机系统设计时,一个设计者应该考虑哪些因素对设计的影响?
点击查看答案
本题答案:在进行计算机系统设计时,设计者应该考虑到如下三个方面因
本题解析:试题答案在进行计算机系统设计时,设计者应该考虑到如下三个方面因素的影响:
技术的发展趋势;
计算机使用的发展趋势;
计算机价格的发展趋势。
81、单项选择题 静态流水线是指()。
A.只有一种功能的流水线
B.功能不能改变的流水线
C.同时只能完成一种功能的多功能流水线
D.可同时执行多种功能的流水线
点击查看答案
本题答案:C
本题解析:暂无解析
82、名词解释 虚拟机器
点击查看答案
本题答案:(virtualmachinE.,由软件实现的机器。<
本题解析:试题答案(virtualmachinE.,由软件实现的机器。
83、问答题 采用二级Cache的基本思想是什么?
点击查看答案
本题答案:通过在原有Cache和存储器之间增加另一级Cache,
本题解析:试题答案通过在原有Cache和存储器之间增加另一级Cache,构成两级Cache。把第一级Cache做得足够小,使其速度和快速CPU的时钟周期相匹配,而把第二级Cache做得足够大,使它能捕获更多本来需要到主存去的访问,从而降低实际失效开销。
84、填空题 要保证数据相关的指令之间的执行顺序关系,消除相关指令的重叠执行,在硬件上可以采用()机制。
点击查看答案
本题答案:互锁
本题解析:试题答案互锁
85、填空题 按照Flynn分类法的4类机器中,其中()这一类型实际是不存在的。()已成为通用多处理机体系结构的选择。
点击查看答案
本题答案:MISD;MIMD
本题解析:试题答案MISD;MIMD
86、填空题 当代计算机体系结构的概念包括()、()和()三个方面的内容。
点击查看答案
本题答案:指令集结构;计算机组成;计算机实现
本题解析:试题答案指令集结构;计算机组成;计算机实现
87、填空题 Cache设计的本质是在()和()这两个方面进行权衡。大部分优化措施都是在提高一方的同时损害另一方。
点击查看答案
本题答案:快速命中;减少失效次数
本题解析:试题答案快速命中;减少失效次数
88、填空题 基本DLX流水线中,IF段操作可表示为:IF/ID.IR←();IF/ID.NPC,PC←(ifEX/MEM.cond{()}else{});
点击查看答案
本题答案:Mem[PC];EX/MEM.NPC;PC+4
本题解析:试题答案Mem[PC];EX/MEM.NPC;PC+4
89、问答题 多处理机的数据一致性问题产生的原因。
点击查看答案
本题答案:I/O操作:Cache中的内容可能与由I/O子系统输入
本题解析:试题答案I/O操作:Cache中的内容可能与由I/O子系统输入输出形成的存储器对应部分的内容不同。
共享数据:不同处理器的Cache都保存有对应存储器单元的内容。
90、填空题 在向理处理机中,对向量数据的处理方式有3种,横向处理方式、()和()。
点击查看答案
本题答案:纵向处理方式;纵横处理方式
本题解析:试题答案纵向处理方式;纵横处理方式
91、问答题 在流水线中解决数据相关的技术有哪些?
点击查看答案
本题答案:(1)定向技术;
(2)暂停技术;
本题解析:试题答案(1)定向技术;
(2)暂停技术;
(3)采用编译器调度。
92、填空题 假设某程序中Load指令占26%,Store指令占9%,则写操作在所有访存操作中所占 的比例为(),写操作在访问数据Cache操作中所占的比例为()。
点击查看答案
本题答案:7%;25%
本题解析:试题答案7%;25%
93、问答题 从当前的计算机技术观点来看,CICS结构有什么缺点?
点击查看答案
本题答案:(1)CISC结构的指令系统中,各种指令的使用频率相差
本题解析:试题答案(1)CISC结构的指令系统中,各种指令的使用频率相差悬殊。
(2)CISC结构指令系统的复杂性带来了计算机系统结构的复杂性,这不仅增加了研制时间和成本,而且还容易造成设计错误。
(3)CISC结构指令系统的复杂性给VLSI设计增加了很大负担,不利于单片集成。
(4)CISC结构的指令系统中,许多复杂指令需要很复杂的操作,因而运行速度慢。
(5)在CISC结构的指令系统中,由于各条指令的功能不均衡性,不利于采用先进的计算机系统结构技术(如流水技术)来提高系统的性能。
94、填空题 多处理机机间互连一般有总线、环形互连、()、()和开关枢纽等几种方式。
点击查看答案
本题答案:交叉开关;多端口存储器
本题解析:试题答案交叉开关;多端口存储器
95、名词解释 基准程序
点击查看答案
本题答案:选择一组各个方面有代表性的测试程序,组成的一个通用测试
本题解析:试题答案选择一组各个方面有代表性的测试程序,组成的一个通用测试程序集合,用以测试计算机系统的性能。
96、问答题 在指令集格式的设计时,通常可选择哪几种指令格式?
点击查看答案
本题答案:(1)变长编码格式。这种编码方式可以有效减少程序的目标
本题解析:试题答案(1)变长编码格式。这种编码方式可以有效减少程序的目标代码大小。
(2)固定长度编码格式。这种编码方式可以降低译码的复杂度,提高译码的性能。
(3)混合型编码格式。兼顾降低目标代码长度和降低译码复杂度。
97、问答题 简述自上而下的设计方法?
点击查看答案
本题答案:从用户的需求出发,先确定应用级虚拟机所具有的基本功能特性,然
本题解析:试题答案从用户的需求出发,先确定应用级虚拟机所具有的基本功能特性,然后逐级向下设计。对于以下的每一级,都必须考虑使上一级优化实现。
98、填空题 输入/输出系统包括()和(分)。
点击查看答案
本题答案:外部设备(I/O设备,辅助存储器);其与主机之间的控制部
本题解析:试题答案外部设备(I/O设备,辅助存储器);其与主机之间的控制部
99、填空题 改进之后的冯•诺依曼计算机的只要特点是()。
点击查看答案
本题答案:存储器为中心,总线结构,分散控制
本题解析:试题答案存储器为中心,总线结构,分散控制
100、填空题 计算机中指令最普通的格式为操作码和()。
点击查看答案
本题答案:操作数
本题解析:试题答案操作数
101、填空题 ()是指从事件开始到结束之间的时间。
点击查看答案
本题答案:响应时间
本题解析:试题答案响应时间
102、问答题 全相联和直接映象相比,各有何优缺点?
点击查看答案
本题答案:全相联映象的特点:利用率最高,冲突概率最低,实现最复杂
本题解析:试题答案全相联映象的特点:利用率最高,冲突概率最低,实现最复杂。直接映象的特点:利用率最低,冲突概率最高,实现最简单。
103、填空题 对于采用预取技术来降低失效率的方法,目的是要使(),预取优化的主要对象是()。
点击查看答案
本题答案:执行指令和读取数据能重叠执行;循环
本题解析:试题答案执行指令和读取数据能重叠执行;循环
104、名词解释 存储层次
点击查看答案
本题答案:采用不同的技术实现的存储器,处在离CPU不同距离的层次
本题解析:试题答案采用不同的技术实现的存储器,处在离CPU不同距离的层次上,目标是达到离CP U最近的存储器的速度,最远的存储器的容量。
105、问答题 DLX流水线分为哪几个功能段?
点击查看答案
本题答案:取指、译码、执行、访存、写回五个操作功能段。
本题解析:试题答案取指、译码、执行、访存、写回五个操作功能段。
106、判断题 素数模法是避免存储体冲突的一种方法。
点击查看答案
本题答案:对
本题解析:暂无解析
107、填空题 对于指令集结构功能设计问题,当前有两种截然不同的技术方向。一个方向是复杂指令集计算机,其目的是(),()。
点击查看答案
本题答案:强化指令功能;实现软件功能向硬件功能转移
本题解析:试题答案强化指令功能;实现软件功能向硬件功能转移
108、填空题 从计算机语言的角度,把计算机系统按功能划分成多级层次结构,其中,第1级是(),第4级是()。
点击查看答案
本题答案:微程序虚拟机;汇编语言虚拟机
本题解析:试题答案微程序虚拟机;汇编语言虚拟机
109、问答题 有人认为,RISC技术将全面替代CISC,这种观点是否正确,说明理由?
点击查看答案
本题答案:不正确。与CISC架构相比较,RISC计算机具备结构简
本题解析:试题答案不正确。与CISC架构相比较,RISC计算机具备结构简单、易于设计和程序执行效率高的特点,但并不能认为RISC架构就可以取代CISC架构。事实上,RISC和CISC各有优势,CISC计算机功能丰富,指令执行更加灵活,这些时RISC计算机无法比拟的,当今时代,两者正在逐步融合,成为CPU设计的新趋势
110、填空题 开发并行性是为了并行处理,并行性又包括有()和并发性二重含义。
点击查看答案
本题答案:同时
本题解析:试题答案同时
111、问答题 通道分为哪三种类型?它们分别适合为那种外围设备服务?(试比较三种通道的优缺点及适用场合。)
点击查看答案
本题答案:(1)字节多路通道。一种简单的共享通道,主要为多台低速
本题解析:试题答案(1)字节多路通道。一种简单的共享通道,主要为多台低速或中速的外围设备服务。
(2)数组多路通道。适于为高速设备服务。
(3)选择通道。为多台高速外围设备(如磁盘存储器等)服务的。
112、名词解释 USB总线
点击查看答案
本题答案:通用串行总线。应用在PC领域的新型接口技术,USB将取
本题解析:试题答案通用串行总线。应用在PC领域的新型接口技术,USB将取代当前PC上的串口和并口,目的是提供设备的热插拔和即插即用的能力。
113、填空题 根据CPU内部存储单元类型,可将指令集结构分为()指令集结构、()指令结构、()指令集结构。
点击查看答案
本题答案:堆栈型;累加器型;通用寄存器型
本题解析:试题答案堆栈型;累加器型;通用寄存器型
114、单项选择题 ILLIACIV的互连网络属于()。
A.立方体
B.PM2I型
C.混洗交换型
D.STARAN型
点击查看答案
本题答案:B
本题解析:暂无解析
115、填空题 在DLX指令实现的简单数据通路中,在WB周期中,有两大类指令执行操作()和()指令。
点击查看答案
本题答案:ALU指令;LOAD指令
本题解析:试题答案ALU指令;LOAD指令
116、填空题 伪相联cache相对于组相联cache的缺点是:具有()。
点击查看答案
本题答案:多种命中时间
本题解析:试题答案多种命中时间
117、问答题 “线延迟墙”指的是什么?技术的发展趋势;计算机使用的发展趋势;计算机价格的发展趋势。
点击查看答案
本题答案:随着集成电路工艺的进步,芯片内晶体管大小不断变小,其逻辑门延
本题解析:试题答案随着集成电路工艺的进步,芯片内晶体管大小不断变小,其逻辑门延迟也随之减小,而走线延迟所占的比重也随之越来越大,导致电路频率不能随着工艺的减小而线性减小。
118、单项选择题 16个处理器编号为0、1、…、15,采用单级Cube3互连网络互连,与13号处理器相联的处理器号是()。
A.2
B.3
C.4
D.5
点击查看答案
本题答案:D
本题解析:暂无解析
119、问答题 简述在对Cache进行写操作时采用的两种更新策略及各自的优缺点。
点击查看答案
本题答案:(1)全写法:也称为写直达法,是在对Cache进行写操作的同
本题解析:试题答案(1)全写法:也称为写直达法,是在对Cache进行写操作的同时,也对主存该内容。
由于全写法Cache及主存与内容同时更新,所以一致性保持得比较好,可靠性比较高,操作过程比较简单。但全写法每次写操作都要访问主存,所以写操作的速度得不到改善,仍然是访问主存的速度。
(2)写回法:指在CPU执行写操作时,只写入Cache,不写入主存,当需要替换该块时,把修改过的块写回到主存。其优点是Cache的速度比较高,因为每次访问命中的写操作只写Cache,不写主存,只有在发生替换时采用将修改过的块写入主存。
写回法因为有一段时间Cache与主存内容不一致,所以可靠性比全写法差,而且控制操作比较复杂。
120、单项选择题 最能确保提高虚拟存贮器访主存的命中率的改进途径是()。
A.增大辅存容量
B.采用FIFO替换算法并增大页面
C.改用LRU替换算法并增大页面
D.改用LRU替换算法并增大页面数
点击查看答案
本题答案:D
本题解析:暂无解析
121、名词解释 强制性失效
点击查看答案
本题答案:当第一次访问一个块时,该块不在Cache中,需从下一级
本题解析:试题答案当第一次访问一个块时,该块不在Cache中,需从下一级存储器中调入Cache,这就是强制性失效,也称冷启动失效或首次访问失效。
122、单项选择题 采用组相联映像的Cache存储器,地址变换可用的方法是()。
A.目录表法
B.比较对法
C.页表法
D.堆栈法
点击查看答案
本题答案:A
本题解析:暂无解析
123、问答题 在分布式存储器结构的机器中,目前有哪两种存储器地址空间的组织方案?
点击查看答案
本题答案:(1)第一种方案:物理上分离的多个存储器作为一个逻辑上共享的
本题解析:试题答案(1)第一种方案:物理上分离的多个存储器作为一个逻辑上共享的存储空间进行编址。
(2)第二种方案:整个地址空间由多个独立的地址空间构成,它们在逻辑上也是独立的,远程的处理器不能对其直接寻址。
124、单项选择题 组相联映像、LRU替换的Cache存储器,不影响Cache命中率的是()。
A.增加Cache中的块数
B.增大组的大小
C.增大主存容量
D.增大块的大小
点击查看答案
本题答案:C
本题解析:暂无解析
125、填空题 广义来说,并行性即包含()性,又包含()性
点击查看答案
本题答案:同时;并发
本题解析:试题答案同时;并发
126、填空题 在向量处理机中,垂直处理方式的处理机流水线运算部件的输入、输出端都与()相连,分组处理方式的处理机流水线运算部件的输入、输出端都与()相连。
点击查看答案
本题答案:存储器;向量寄存器
本题解析:试题答案存储器;向量寄存器
127、判断题 对概率不等的事件用Huffman编码,其具体编码不唯一,但平均码长肯定是唯一的,且是最短的。
点击查看答案
本题答案:对
本题解析:暂无解析
128、问答题 子块放置技术的基本思想是什么?
点击查看答案
本题答案:把一个Cache块划分为若干个小块,称之为子块。为每一
本题解析:试题答案把一个Cache块划分为若干个小块,称之为子块。为每一个子块赋一位有效位,用于说明该子块中的数据是否有效。访问Cache时,进行标识匹配比较,并检查该字所在子块的有效位是否为“1”。失效时只需从下一级存储器调入一个子块。这样,一个Cache中就有可能有的子块有效,有的子块无效。
129、判断题 硬件在预取时,如果出现虚地址故障或违反保护权限,就会发生异常。
点击查看答案
本题答案:错
本题解析:暂无解析
130、填空题 互联网络根据工作行为可分为两类,一种是(),一种是()。
点击查看答案
本题答案:动态网络;静态网络
本题解析:试题答案动态网络;静态网络
131、问答题 计算机系统中提高并行性的技术途径有哪三种?
点击查看答案
本题答案:(1)时间重叠:多个处理过程在时间上相互错开,轮流重叠
本题解析:试题答案(1)时间重叠:多个处理过程在时间上相互错开,轮流重叠地使用同一套硬件设备的各个部分,以加快硬件周转而赢得速度。
(2)资源重复:通过重复设置资源,尤其是硬件资源,大幅度提高计算机系统的性能。
(3)资源共享:是一种软件方法,它使多个任务按一定时间顺序轮流使用同一套硬件设备。
132、问答题 什么是指令的重叠解释方式?重叠解释方式有哪三种?
点击查看答案
本题答案:所谓重叠解释方式,即是在两条相邻指令的解释过程中,某些
本题解析:试题答案所谓重叠解释方式,即是在两条相邻指令的解释过程中,某些不同解释阶段在时间上存在重叠部分。重叠解释方式分三种:一次重叠、先行控制技术和多操作部件并行。
133、问答题 什么叫测试程序组件?在评价计算机系统设计时最常见的测试程序组件是哪个?
点击查看答案
本题答案:选择一组各个方面有代表性的测试程序,组成一个通用测试程
本题解析:试题答案选择一组各个方面有代表性的测试程序,组成一个通用测试程序集合。这种测试程序集合称为测试程序组件。
在评价计算机系统设计时最常见的测试程序组件是基于UNIX的SPEC,其主要版本包括SPEC89、SPEC92、SPEC95和SPEC2000等。
134、名词解释 指令级并行
点击查看答案
本题答案:简称ILP。是指指令之间存在的一种并行性,利用它,计算
本题解析:试题答案简称ILP。是指指令之间存在的一种并行性,利用它,计算机可以并行执行两条或两条以上的指令。
135、单项选择题 指令间的“一次重叠”是指()。
A.“取指K+1”和“分析K”重叠
B.“分析K+1”与“执行K”重叠
C.“分析K”与“执行K+1”重叠
D.“执行K”与“取指K+1”重叠
点击查看答案
本题答案:B
本题解析:暂无解析
136、名词解释 操作数表示
点击查看答案
来源:91考试网 www.91exAm.org 本题答案:机器硬件能够直接识别处理的数据结构。
本题解析:试题答案机器硬件能够直接识别处理的数据结构。
137、判断题 系列机应用软件应做到向前兼容,力争向下兼容。
点击查看答案
本题答案:错
本题解析:暂无解析
138、判断题 同步发电机由定子和转子两部分组成。转子是发出电力的电枢,定子是磁极。
点击查看答案
本题答案:错
本题解析:暂无解析
139、问答题 DLX中有哪些寄存器?
点击查看答案
本题 答案:(1)32个通用寄存器;
(2)32个浮点寄
本题解析:试题答案(1)32个通用寄存器;
(2)32个浮点寄存器;
(3)一些特别的寄存器。
140、问答题 共享存储器通信机制主要有哪些优点?
点击查看答案
本题答案:(1)与常用的集中式多处理机使用的通信机制兼容。
本题解析:试题答案(1)与常用的集中式多处理机使用的通信机制兼容。
(2)当处理器通信方式复杂或程序执行动态变化时,易于编程;同时在简化编译器设计方面占有优势。
(3)当通信数据较小时,通信开销较低,带宽利用较好。
(4)通过硬件控制的Cache减少了远程通信的频度,减少了通信延迟以及对共享数据的访问冲突。
141、名词解释 流水线最大吞吐率
点击查看答案
本题答案:是指流水线在达到稳定状态后所得到的吞吐率。
本题解析:试题答案是指流水线在达到稳定状态后所得到的吞吐率。
142、填空题 评价输入输出系统性能的参数主要有()、()、响应时间和吞量。
点击查看答案
本题答案:连接特性;I/O系统容量
本题解析:试题答案连接特性;I/O系统容量
143、填空题 MIPSR4000整型流水线共有()段,和DLX流水线不同,R4000特别考虑了流水访问()的操作。
点击查看答案
本题答案:8;存储器
本题解析:试题答案8;存储器
144、填空题 存储层次的性能参数有()4个。
点击查看答案
本题答案:存储容量、平均每位价格、命中率、平均访问时间
本题解析:试题答案存储容量、平均每位价格、命中率、平均访问时间
145、问答题 评价流水线的性能指标是什么?
点击查看答案
本题答案:(1)吞吐率:指在单位时间内流水线所完成的任务数或输出
本题解析:试题答案(1)吞吐率:指在单位时间内流水线所完成的任务数或输出结果的数量。
(2)流水线的加速比:指m段流水线的速度与等功能的非流水线的速度之比。
(3)效率:指流水线的设备利用率。
146、问答题 调度分支延迟指令有哪三种常用方法?它们各有什么优缺点。
点击查看答案
本题答案:从前调度:可以有效提高流水线性能,但分支必须不依赖于被
本题解析:试题答案从前调度:可以有效提高流水线性能,但分支必须不依赖于被调度的指令。
从目标处调度:分支转移成功时,可以提高流水线性能,但由于复制指令,可能加大程序空间。
从失败处调度:分支转移失败时,可以提高流水线性能。但如果分支转移成功,必须保证被调度的指令对程序的执行没有影响。
147、填空题 存储器的层次结构中,“Cache-主存”层次是为了弥补主存()的不足,“主存-辅存”层次是为了弥补主存()的不足。
点击查看答案
本题答案:速度;容量
本题解析:试题答案速度;容量
148、填空题 多级存储层次是利用()来设计的。
点击查看答案
本题答案:程序局部性原理
本题解析:试题答案程序局部性原理
149、填空题 在指令流水线中,解决控制相关的方法主要有()、()、()和()。
点击查看答案
本题答案:冻结或排空流水线;预测发生;预测不发生;调度分支延迟
本题解析:试题答案冻结或排空流水线;预测发生;预测不发生;调度分支延迟
150、单项选择题 计算机系统结构来看,机器语言程序员看到的机器属性是()
A.计算机软件所要完成的功能
B.计算机硬件的全部组成
C.编程要用到的硬件组织
D.计算机各部件的硬件实现
点击查看答案
本题答案:C
本题解析:暂无解析
151、填空题 按照产生不命中的原因不同,可以把不命中分为()、()和()3类。
点击查看答案
本题答案:强制性不命中;容量不命中;冲突不命
本题解析:试题答案强制性不命中;容量不命中;冲突不命
152、填空题 考虑两条指令i和j,假设i先进入流水线,由此可能带来数据相关。j的执行要用到i的计算结果,在i写入之前,j先去读,j读出的内容是错误的,这种数据相关为()相关。j可能在i读取某个源寄存器的内容之前就先对该寄存器进行写操作,导致i后来读到的值是错误的,这种数据相关为()相关。
点击查看答案
本题答案:写后读;读后写
本题解析:试题答案写后读;读后写
153、填空题 在DLX的指令格式中,I类型的指令格式中,除6位操作码外,还包括6位()和()以及16位的()。
点击查看答案
本题答案:源操作数地址码;目的操作数地址码;立即数编码
本题解析:试题答案源操作数地址码;目的操作数地址码;立即数编码
154、名词解释 RAW相关
点击查看答案
本题答案:也即写后读相关(RAW:readafterwritE.
本题解析:试题答案也即写后读相关(RAW:readafterwritE.,j的执行要用到i的计算结果,但是当其在流水线中重叠执行时,j可能在i写入其计算结果之前就先行对保存该结果的寄存器进行读作,所以j会读到错误的值。这是最常见的一种数据相关。
155、单项选择题 Amdahl470V/6属于()。
A.向量流水机
B.多处理机
C.并行处理机
D.标量流水机
点击查看答案
本题答案:D
本题解析:暂无解析
156、名词解释 处理机间流水线
点击查看答案
本题答案:(宏流水线)由两个以上的处理机串行地对同一数据流进行处
本题解析:试题答案(宏流水线)由两个以上的处理机串行地对同一数据流进行处理,每一个处理机完成一项任务。
157、单项选择题 用于虚拟存储器页面替换,且为堆栈型的算法是()。
A.随机法
B.相联目录表法
C.比较对法
D.近期最久未使用法
点击查看答案
本题答案:D
本题解析:暂无解析
158、单项选择题 Omega网络采用()。
A.二功能交换单元,单元控制
B.四功能交换单元,单元控制
C.二功能交换单元,级控制
D.四功能交换单元,级控制
点击查看答案
本题答案:B
本题解析:暂无解析
159、问答题 简述延迟分支“从目标处调度”方法的调度要求和作用前提。
点击查看答案
本题答案:要求被调度的指令必须保证在分支失败时执行被调度的指令不
本题解析:试题答案要求被调度的指令必须保证在分支失败时执行被调度的指令不会导致错误,可能需要复制指令。该方法在分支成功时起作用。
160、问答题 组相联Cache比相同容量的直接映象Cache的失效率低。由此是否可以得出结论:采用组相联Cache一定能带来性能上的提高?为什么?
点击查看答案
本题答案:不一定。因为组相联命中率的提高是以增加命中时间为代价的
本题解析:试题答案不一定。因为组相联命中率的提高是以增加命中时间为代价的,组相联需要增加多路选择开关。
161、填空题 程序局部性原理是计算机体系结构设计的基础之一,程序的局部性包括()和()。
点击查看答案
本题答案:时间局部性;空间局部性
本题解析:试题答案时间局部性;空间局部性
162、判断题 紧耦合多处理机中,各处理机运行的程序段之间如有先写后读数据相关是不能并行的。
点击查看答案
本题答案:对
本题解析:暂无解析
163、判断题 强制性失效和容量失效也受相联度的影响。
点击查看答案
本题答案:错
本题解析:暂无解析
164、问答题 在消息传递通信机制的硬件上怎样支持共享存储器?
点击查看答案
本题答案:所有对共享存储器的访问均要求操作系统提供地址转换和存储
本题解析:试题答案所有对共享存储器的访问均要求操作系统提供地址转换和存储保护功能,即将存储器访问转换为消息的发送和接收。
165、问答题 多处理机在结构与并行性方面与阵列处理机有什么不同?
点击查看答案
本题答案:在结构方面,阵列处理机的互连较规整,有一定专用性,互连的处理
本题解析:试题答案在结构方面,阵列处理机的互连较规整,有一定专用性,互连的处理单元数量大;多处理机要采用更灵活多变的结构,实现复杂的互连模式,互连的处理机数量少。在并行性方面,阵列处理机是操作级并行,是并行性的同时性;多处理机是作业、程序、任务级的并行,同时也包含有指令内部操作之间的并行,是并行性的并发性。
166、名词解释 处理机型流水线
点击查看答案
本题答案:(指令流水线)把解释指令的过程按照流水方式处理。
本题解析:
试题答案(指令流水线)把解释指令的过程按照流水方式处理。
167、单项选择题 Cache存储器常用的地址映像方式是()。
A.全相联映像
B.页面表映像
C.组相联映像
D.段页表映像
点击查看答案
本题答案:C
本题解析:暂无解析
168、填空题 数据相关可分为3类()相关、()相关和写后写相关。在DLX流水线中,可能发生的数据相关是()相关。
点击查看答案
本题答案:写后读;读后写;写后读
本题解析:试题答案写后读;读后写;写后读
169、填空题 0~15共16个处理单元用单级PM2-3互连网络连接,第5号处理单元将连至第()号处理单元。
点击查看答案
本题答案:13
本题解析:试题答案13
170、填空题 在存储器层次结构中,提高主存性能的方法主要有()、()、()、()和()。
点击查看答案
本题答案:加宽存储器;简单的交叉存储器;独立的存储块;避免存储器块冲突
本题解析:试题答案加宽存储器;简单的交叉存储器;独立的存储块;避免存储器块冲突;DRAM特性交叉
171、填空题 相关有3种类型()、()和()。
点击查看答案
本题答案:数据相关;名相关;控制相关
本题解析:试题答案数据相关;名相关;控制相关
172、单项选择题 在计算机中程序定位方式不包括以下哪一种方式?()
A.直接定位方式
B.间接定位方式
C.静态定位方式
D.动态定位方式
点击查看答案
本题答案:B
本题解析:暂无解析
173、判断题 TLB是页表转换查找缓冲器。
点击查看答案
本题答案:对
本题解析:暂无解析
174、判断题 程序在向量计算机上运行,不会出现数据相关和结构相关。
点击查看答案
本题答案:错
本题解析:暂无解析
175、判断题 芯片研发费用指芯片毛利的一部分。
点击查看答案
本题答案:对
本题解析:暂无解析
176、问答题 简述通道的具体功能?
点击查看答案
本题答案:选择设备;
执行通道程序;
对外部设
本题解析:试题答案选择设备;
执行通道程序;
对外部设备进行控制、状态检测、故障处理;
进行信息的交换。
177、问答题 什么是紧耦合多处理机什么是松耦合多处理机?
点击查看答案
本题答案:各处理机之间通过互连网络共享主存的是紧耦合多处理机。各处理机
本题解析:试题答案各处理机之间通过互连网络共享主存的是紧耦合多处理机。各处理机之间通过共享I/O子系统、通道或通信线路实现机器间通信,不共享主存的是松耦合多处理机。
178、判断题 中断系统的软、硬功能分配,实际上是中断响应软件和中断处理硬件之间的功能分配。
点击查看答案
本题答案:错
本题解析:暂无解析
179、单项选择题 现代计算机处理器结构按照()划分,可分为复杂指令集计算机和精简指令集计算机两类。
A、指令系统
B、硬件结构
C、CPU
D、存储方式
点击查看答案
本题答案:A
本题解析:暂无解析
180、填空题 减小强制性失效的方法有()。
点击查看答案
本题答案:增加块大小,预取
本题解析:试题答案增加块大小,预取
181、问答题 实现Cache一致性协议时,有哪两种跟踪共享数据状态的技术?
点击查看答案
本题答案:(1)目录:物理存储器中共享数据块的状态及相关信息均被
本题解析:试题答案(1)目录:物理存储器中共享数据块的状态及相关信息均被保存在一个称为目录的地方。
(2)监听:每个Cache除了包含物理存储器中块的数据拷贝之外,也保存着各个块的共享状态信息。Cache通常连在共享存储器的总线上,各个Cache控制器通过监听总线来判断它们是否有总线上请求的数据块。
182、问答题 简述流水线技术的特点。
点击查看答案
本题答案:流水技术有以下特点:
(1)流水线把一个处理
本题解析:试题答案流水技术有以下特点:
(1)流水线把一个处理过程分解为若干个子过程,每个子过程由一个专门的功能部件来实现。因此,流水线实际上是把一个大的处理功能部件分解为多个独立的功能部件,并依靠它们的并行工作来提高吞吐率。
(2)流水线中各段的时间应尽可能相等,否则将引起流水线堵塞和断流。
(3)流水线每一个功能部件的前面都要有一个缓冲寄存器,称为流水寄存器。
(4)流水技术适合于大量重复的时序过程,只有在输入端不断地提供任务,才能充分发挥流水线的效率。
(5)流水线需要有通过时间和排空时间。在这两个时间段中,流水线都不是满负荷工作。
183、问答题 简述通道完成一次数据传输的主要过程。
点击查看答案
本题答案:通道完成一次数据传输的工作过程为:
(1)在
本题解析:试题答案通道完成一次数据传输的工作过程为:
(1)在用户程序中使用访管指令进入管理程序,由CPU通过管理程序组织一个通道程序,并启动通道;
(2)通道处理机执行CPU为它组织的通道程序,完成指定的数据I/O工作。通道处理机执行通道程序是与CPU执行用户程序并行的;
(3)通道程序结束后向CPU发中断请求。CPU响应这个中断请求后,第二次进入操作系统,调用管理程序对I/O中断请求进行处理。
184、填空题 在指令集结构中采用多种寻址方式可以显著地减少程序的(),但这同时也可能增加实现的复杂度和使用这些寻址方式的指令的()。
点击查看答案
本题答案:指令条数;执行时钟周期数
本题解析:试题答案指令条数;执行时钟周期数
185、判断题 程序的时间局部性指程序即将用到的信息很可能与目前正在使用的信息在空间上相邻或者临近。
点击查看答案
本题答案:错
本题解析:暂无解析
186、名词解释 组相联Cache映象
点击查看答案
本题答案:某一内存块只能放入Cache的某一固定组中,同时该块可
本题解析:试题答案某一内存块只能放入Cache的某一固定组中,同时该块可以放入这一组中的任意一块。
187、填空题 通常根据CPU内部状态,可以将指令集结构分为()、()和()三种类型。
点击查看答案
本题答案:堆栈型;累加器型;通用寄存器型
本题解析:试题答案堆栈型;累加器型;通用寄存器型
188、问答题 解释何为流水线中的定向(forwarding)技术?
点击查看答案
本题答案:定向技术是指流水线中将计算结果从其产生的地方直接送到真
本题解析:试题答案定向技术是指流水线中将计算结果从其产生的地方直接送到真正需要它的地方,而不是从寄存器文件读出使用,它是一种解决数据相关,避免流水线暂停的方法。
189、判断题 在多处理机中,两个程序段的变量x和y之间,为了交换数据,程序段1中有x=y,程序段2中有y=x,则这两个程序段可以顺序串行和交换串行,也可以并行执行,不必采取专门的同步措施。
点击查看答案
本题答案:错
本题解析:暂无解析
190、填空题 为同时解释相邻两条或多条指令,常用的控制方式是()和()。
点击查看答案
本题答案:重叠;流水
本题解析:试题答案重叠;流水
191、判断题 磁盘设备在数据传送时,数据宽度宜采用单字或单字节。
点击查看答案
本题答案:错
本题解析:暂无解析
192、问答题 当发生Cache写失效时,是否调入相应的块,有哪两种选择?
点击查看答案
本题答案:按写分配法:写失效时,先把所写单元所在的块调入Cach
本题解析:试题答案按写分配法:写失效时,先把所写单元所在的块调入Cache,然后再进行写入。这种方法也称为写时取方法。
不按写分配法:写失效时,直接写入下一级存储器而不将相应的块调入Cache。这种方法也称为绕写法。
193、判断题 通过操作系统的多进程技术可以完全回避I/O处理时间的问题。因为当一个进程在等待I/O处理的时候,另外的一些进程可以在CPU上运行。
点击查看答案
本题答案:错
本题解析:暂无解析
194、单项选择题 系列机软件应做到()。
A.向前兼容,并向上兼容
B.向后兼容,力争向上兼容
C.向前兼容,并向下兼容
D.向后兼容,力争向下兼容
点击查看答案
本题答案:B
本题解析:暂无解析
195、问答题 什么是写合并技术?
点击查看答案
本题答案:当把数据写入写缓冲器时,判断本次所写入单元的块地址是否
本题解析:试题答案当把数据写入写缓冲器时,判断本次所写入单元的块地址是否与写缓冲器中某个有效块的地址相同,若是,则把新数据与该块合并。这样可提高写缓冲的利用率。
196、填空题 程序往往重复使用它刚刚使用过的数据和指令,这种规律称为()。
点击查看答案
本题答案:程序访问局部性
本题解析:试题答案程序访问局部性
197、填空题 假设m段流水线各段的时间相等,均为△t,则执行n个任务的实际吞吐率=n/(m())。
点击查看答案
本题答案:△t+(n-1)△t
本题解析:试题答案△t+(n-1)△t
198、问答题 解释子块放置技术。
点击查看答案
本题答案:把Cache块进一步划分为更小的块(子块),并给每个子
本题解析:试题答案把Cache块进一步划分为更小的块(子块),并给每个子块赋予一位有效位,用于指明该子块中的数据是否有效。Cache与下一级存储器之间以子块为单位传送数据。但标识仍以块为单位。
199、问答题 在DLX基本流水线中可采用哪些静态方法降低分支损失?
点击查看答案
本题答案:(1)修改硬件:在ID段增加一个加法器,将计算分支目标
本题解析:试题答案(1)修改硬件:在ID段增加一个加法器,将计算分支目标地址的操作移到ID段完成。
(2)预测分支失败的方法
(3)延迟分支方法
200、填空题 计算机系统的设计者需要掌握技术的发展,尤其要注意实现技术日新月异的变化,其中有4种实现技术的变化发展极快,它们是逻辑电路、半导体DRAM、()和()技术。
点击查看答案
本题答案:磁盘;网络
本题解析:试题答案磁盘;网络
题库试看结束后
微信扫下方二维码即可打包下载完整版《★计算机科学技术》题库
手机用户可保存上方二维码到手机中,在微信扫一扫中右上角选择“从相册选取二维码”即可。
题库试看结束后微信扫下方二维码即可打包下载完整版《计算机科学技术:计算机体系结构》题库,分栏、分答案解析排版、小字体方便打印背记!经广大会员朋友实战检验,此方法考试通过率大大提高!绝对是您考试过关的不二利器!
手机用户可保存上方二维码到手机中,在微信扫一扫中右上角选择“从相册选取二维码”即可。
微信搜索关注"91考试网"公众号,领30元,获取公务员事业编教师考试资料40G